Red de Respuestas Legales - Directorio de abogados - La tarjeta de diagnóstico de la placa base Lenovo muestra 81, ¿qué debo hacer?

La tarjeta de diagnóstico de la placa base Lenovo muestra 81, ¿qué debo hacer?

Inserte la tarjeta en la ranura para tarjetas PCI de la computadora y luego lea los números de la tabla de control

Solución de problemas de la placa base Manual de consulta de códigos de tarjetas

Tabla de búsqueda

Una tabla vista arriba: (Nota)

1, códigos especiales "00" y "FF", y códigos de inicio en tres casos:

① es siempre uno Otros códigos de la serie, luego: "00" o "FF", entonces la placa base está bien.

② Si ​​la configuración CMOS es incorrecta, ningún fallo grave afectará la continuación de la autoprueba del BIOS, "00" o "FF".

③Establezca "00" o "FF" o cualquier otro código de inicio tan pronto como lo encienda, y no cambiará en comparación con cuando la placa no está funcionando.

2. Organiza las tarjetas de valor en orden ascendente en la tabla y codifica las tarjetas de valor en orden aleatorio.

3. El código no definido no aparece en la tabla.

4. El mismo código representa diferentes significados para diferentes BIOS (AMI de uso común, Phoenix), por lo que debe determinar a qué tipo de BIOS pertenece su computadora. También puede ver el. pantalla de inicio directamente desde el manual del usuario de la placa base o directamente desde el chip BIOS de la placa base.

5. Para la ranura PCI de algunas placas base, se envía la primera parte del código, pero se envía un código de autoprueba completo a la ranura ISA. Se encuentra que hay muy pocas salidas de código para las ranuras ISA originales y salidas de código completas para las ranuras PCI. Se recomienda intentar cambiar la ranura para tarjetas de doble ranura después de verificar los códigos sin éxito. Diferentes placas base tienen ranuras PCI, se envía el código completo de la ranura. La placa base DELL810 tiene solo una ranura PCI cerca de la CPU. El código completo se ha cambiado a "00" o "FF", mientras que las otras ranuras van a "38. " y no continúes. Cambia.

6. El tiempo requerido para la señal de reinicio para ISA y PCI no está necesariamente sincronizado, es posible que ISA inicie el código, pero la luz de reinicio de PCI no se ha apagado, por lo que el código PCI se detiene en el código de inicio. BIOS

Código Premio BIOS AMI BIOS Phoenix BIOS y Tandy 3000 00. Configuración del sistema, próximo control del gestor de arranque ini19. .

01 Prueba del procesador 1, verificación del estado del procesador, si la prueba falla, el bucle es infinito. Las pruebas de los registros del procesador están a punto de comenzar y las interrupciones no enmascarables están a punto de desactivarse. La prueba del registro de la CPU está en curso o falló.

02 Determinar el tipo de diagnóstico (normal o fabricado). Si se utiliza el búfer del teclado, los datos contenidos en él no serán válidos. Las interrupciones no enmascarables se desactivan por retraso. La escritura/lectura de CMOS está en curso o ha fallado.

03 Borre el comando del controlador de teclado 8042 para emitir TESTKBRD (AAH). Se ha completado el retardo de encendido. Verifique si hay partes activas o que no funcionan correctamente en el BIOS de la ROM.

04 8042 Reinicio del controlador del teclado para verificar TESTKBRD. Prueba de encendido/restablecimiento parcial del controlador del teclado. La prueba del temporizador de intervalos programable está en progreso o ha fallado.

05, si se repiten las pruebas de fabricación 1-5, estado de control 8042 existente. Se ha determinado el reinicio parcial/encendido y la ROM está a punto de iniciarse. DMA inicia dichos preparativos en curso o que no funcionan correctamente.

El chip de circuito 06 realiza los preparativos iniciales, desactiva el vídeo, la paridad, los segmentos del circuito DMA y borra los segmentos del circuito DMA, todos los registros de página y los bytes de apagado CMOS. La ROM de arranque calcula la suma de comprobación del BIOS de la ROM y comprueba que se haya borrado el búfer del teclado. La prueba de lectura/escritura del registro de página inicial de DMA está en curso o falló.

07 Prueba del procesador, verificar el funcionamiento de los registros de la CPU. Suma de comprobación del BIOS de la ROM, borra el búfer del teclado cuando el teclado emite el comando BAT (Prueba de garantía básica). .

08. Preparación inicial, temporizador CMOS, ciclo de temporizador de actualización normal. Al tener el comando BAT del teclado, el comando BAT está a punto de escribirse. La verificación de actualización de RAM está en progreso o falló.

09 EPROM comprueba la suma y debe ser igual a cero para pasar. Verifique la prueba de seguridad básica del teclado y luego verifique los bytes de comando del teclado. Las primeras pruebas de RAM de 64K están en marcha.

Una interfaz de vídeo para la preparación inicial. Emita el código de bytes del comando del teclado y escriba los datos del byte del comando. El primer chip de RAM de 64 K o línea de datos falló y se desplazó. Pruebe 8254 canal 0 en

0B. Al escribir el byte de comando del controlador del teclado, se emite el próximo comando de bloqueo/desbloqueo para los pines 23 y 24. La primera lógica par/impar de 64K RAM falló.

Prueba 0C 8254 canal 1. Pines 23, 24 del controlador del teclado y comando NOP bloqueado/desbloqueado. La línea de dirección de la primera RAN de 64K está defectuosa.

0D 1. Compruebe que la velocidad de la CPU coincida con el reloj del sistema. 2. Verifique el valor de programación del chip de control para cumplir con el conjunto inicial. Canal de video y bocina si falla. Se procesa el comando NOP y luego se prueba el registro de apagado CMOS. El primer error de paridad de RAM de 64K es 0E al probar el byte de apagado del CMOS. La prueba de lectura/escritura del registro CMOS se cierra y se calculará la suma de comprobación CMOS. La dirección del puerto de entrada/salida inicializado.

0F prueba CMOS extendido. Se calcula la suma de comprobación del CMOS y se escribe el byte de diagnóstico; comienza la preparación inicial del CMOS.

10 Prueba DMA canal 0. Inicialmente se preparó CMOS y se prepararon inicialmente la fecha y hora del registro de estado de CMOS. Primera falla de RAM de 64K.

11 Prueba 1 canal DMA. Para la preparación inicial, el registro de estado CMOS está a punto de desactivar el DMA y el controlador de interrupciones. Primera falla de RAM 64DK.

12 Registro de página DMA de prueba. Deshabilite el controlador DMA, interrumpa los controladores 1 y 2; la próxima visualización de video y el puerto B para la preparación inicial. Primera falla de RAM 64DK.

13 Pruebe la interfaz del controlador de teclado 8741. El video muestra que está deshabilitado y el puerto B está en preparación inicial; el chip/memoria del circuito de detección automática está a punto de inicializarse. Primera falla de RAM 64DK.

14 Pruebe el circuito de activación de actualización de memoria. La inicialización del chip del circuito/detección automática de la memoria está a punto de comenzar; Primera falla de RAM 64DK.

Las 15 pruebas comenzaron con 64K de memoria del sistema. El temporizador del canal 2 está a mitad de prueba; el temporizador de 2 canales 8254 está casi terminado. Cinco primeros fallos de RAM 64DK.

16. Cree la tabla de vectores de interrupción 8259. Prueba del temporizador del canal 2 completada; 8254 El temporizador del canal 1 está a punto de completar la prueba. La primera RAM de 64DK falló.

La entrada/salida de vídeo de 17 alineadas funciona si el BIOS de vídeo está instalado y habilitado. La prueba del temporizador de 1 canal ha finalizado; el temporizador de 0 canales 8254 está a punto de completar la prueba. Primera falla de RAM 64DK.

18 prueba la memoria de video y se puede omitir si está instalado el BIOS de video opcional. Una vez finalizada la prueba del temporizador del canal 0, la actualización de la memoria está a punto de comenzar. Primera falla de RAM 64DK.

19 bits de máscara del controlador de interrupción del canal 1 de prueba (8259). Se inició una actualización de la memoria y luego se completó la actualización de la memoria. 9. Primera falla de RAM 64DK.

El bit de máscara del controlador de interrupciones (8259) del canal de prueba 1A 2. Activar la línea de actualización de la memoria es verificar el tiempo de ENCENDIDO/APAGADO durante 15 μs. Primera falla de RAM 64DK.

1B prueba la energía de la batería CMOS. Prueba de actualización de memoria completa de 30 microsegundos; la prueba de memoria básica de 64K comenzará pronto. La primera RAM de 64DK falló.

1C prueba la suma de comprobación CMOS. 12Primer fallo de RAM 64DK.

Ajustes de configuración CMOS 1D. 13. Primera falla de RAM 64DK.

1E mide el tamaño de la memoria del sistema y lo compara con el valor CMOS. Fallo de RAM 64DK.

1F probó 64K de memoria y el máximo fue 640K. La primera RAM de 64DK falló.

20 medidas fijas de 8259 bits de interrupción. Comenzando la prueba básica de memoria de 64K; las líneas de dirección de prueba estarán disponibles próximamente.

La prueba del registro DMA esclavo está en progreso o falló.

21 para mantener un bit de interrupción no enmascarable (NMI) (paridad o verificación de canal de entrada/salida). Pase la prueba de la línea de dirección para activar la paridad. La prueba del registro DMA principal está en progreso o falló.

22 Pruebe la función de interrupción de 8259. Al activar el fin de la paridad se iniciará la prueba de lectura/escritura de datos en serie. La prueba del registro de máscara de interrupción principal está en curso o falló.

23 Pruebe el modo protegido modo virtual 8086 y método de página 8086. La prueba básica de lectura/escritura de datos en serie de 64 K está bien; cualquier ajuste antes de que la inicialización del vector de interrupción esté a punto de comenzar. La prueba del registro de máscara de interrupción del esclavo está en progreso o falló.

24 medidas de memoria extendida de más de 1MB. Todos los ajustes previos a la inicialización del vector están completos y la preparación inicial del vector de interrupción está a punto de comenzar. Configure el registro de direcciones del segmento ES en el extremo superior de la memoria.

Las 25 pruebas excepto en los primeros 64K de memoria. Completa la preparación inicial del vector de interrupción; gira de forma intermitente para comenzar a leer los puertos de entrada/salida del 8042. La carga del vector de interrupción está en progreso o ha fallado.

26Excepciones para los métodos de protección de pruebas. Lea los datos globales del puerto de entrada/salida 8042 para la preparación inicial para el próximo arranque intermitente. Abra la línea de dirección A20; participe en la resolución.

27 Determinar el control de caché o enmascarar la RAM. Fin de la preparación inicial de un vector de interrupción de datos completo para cualquier preparación inicial. La prueba del controlador del teclado está en curso o falló.

28 determina el control de caché o un controlador de teclado 8042 especial. Se ha completado el trabajo de preparación preliminar para interrumpir la forma en que el vector transfiere el color del pedido. Cálculo de suma de comprobación/fallo de alimentación CMOS.

29. Para modular los colores, los modos de color se configuran rápidamente. La verificación de la validez de la configuración CMOS está en curso.

Teclado controlador 2A para preparación inicial. Configure el modo de color y active la paridad antes de la próxima prueba de ROM. Memoria en blanco de 64K.

Unidad de disco 2B y controladora para preparación inicial. Fin de la paridad de activación; próximas comprobaciones de control de ROM de vídeo opcionales antes de realizar cualquier ajuste. La prueba de memoria de pantalla está en progreso o falló.

2C comprueba el puerto serie y hace los preparativos iniciales. Procesamiento previo completo del control de ROM de video; ROM de video opcional y control disponibles próximamente. La preparación inicial de la pantalla está en progreso o falló.

2D detecta el puerto paralelo y realiza los preparativos iniciales. Después de completar el control de la ROM de vídeo opcional, la ROM de vídeo siguiente reanuda el control después de cualquier otro procesamiento. La prueba de seguimiento de pantalla está en curso o falló.

Preparación inicial de disco duro 2E y controladora. Control de ROM de video reciclado después del procesamiento; EGA/VGA considera necesario monitorear las pruebas de lectura/escritura de la memoria. Detección de ROM de vídeo en curso.

2F detecta el coprocesador matemático y realiza los preparativos iniciales. No se encontró EGA/VGA; la prueba de lectura/escritura de la memoria del monitor está a punto de comenzar. .

30 memorias base y memoria extendida. Próximamente se realizará la prueba de lectura/escritura de la memoria; Funciona bien en pantalla.

31 Detecta la ROM seleccionada de C800:0 a EFFF:0 y realiza los preparativos iniciales. La prueba de lectura/escritura de la memoria de la pantalla o la verificación de escaneo fallaron; pronto se realizará otra prueba de lectura/escritura de la memoria de la pantalla. Los monitores monocromáticos funcionan bien.

El chip de E/S COM/LTP/FDD/dispositivo de sonido de la placa base 32 está programado para adaptarse a los valores de configuración. Pase otra prueba de lectura/escritura de memoria del monitor; escanee otro monitor. El monitor en color (40) funciona bien.

33. La verificación del monitor de video ha terminado; comenzarán los tipos relevantes de interruptores de ajuste y las pruebas reales de la tarjeta de video. El monitor en color (80) funciona bien.

34. Verifique el adaptador de pantalla y luego configure la pantalla. La señal del cronómetro interrumpe la prueba en curso o falla.

35. Complete la configuración para mostrar el área de datos de la ROM del BIOS que se va a verificar. Hay una prueba de apagado en curso o ha fallado.

36.

Verifique el área de datos de la ROM del BIOS; la información del conjunto del cursor de encendido. El circuito de la puerta está defectuoso en A-20.

37. Completado; ajuste el movimiento del cursor para identificar la información de energía y mostrar información sobre la energía. Interrupción inesperada en modo protegido.

38. Próxima nueva lectura de la posición del cursor para obtener información completa sobre la energía. Prueba de RAM en curso o error de dirección > FFFFH.

39. Se ha leído la posición guardada del cursor y se muestra la cadena de información de referencia. .

3A. La visualización de la cadena del mensaje de referencia finaliza con la visualización del próximo mensaje de descubrimiento. El canal 2 del temporizador de intervalos se probó o falló.

El chip 3B OPTI (sólo 486) permite la preparación inicial de la caché auxiliar. Algunos muestran información de descubrimiento y la prueba de memoria virtual está a punto de comenzar. La prueba del reloj del calendario diario está en curso o fuera de servicio.

3C crea una bandera para permitir el acceso a la configuración CMOS. La prueba del puerto serie está en progreso o falló.

3D inicializa el teclado/ratón PS2/dispositivo PNP y los nodos de memoria total. La prueba del puerto paralelo está en progreso o falló.

3E intenta abrir la caché L2. La prueba del coprocesador matemático está en curso o no funciona correctamente.

40. Han comenzado los preparativos para las pruebas virtuales de la próxima memoria de vídeo. Ajuste la velocidad de la CPU para que coincida con precisión con el reloj externo.

41 interrupción está activada, inicializará los datos a 0:0 para detectar cambios en la memoria (controlador de interrupción o mala memoria), para recuperarse de la memoria de video después de la prueba y preparar la tabla de descriptores. Error en la selección de la placa enchufable del sistema.

42 despliega la ventana para ingresar a SETUP. La tabla de descriptores está lista para el próximo modo de prueba de memoria virtual. No se pudo expandir la RAM CMOS.

43. Secuencia en Plug and Play BIO?S, inicialización paralela. Ingrese al modo virtual; se alcanzará la interrupción de diagnóstico. .

44. Implemente la interrupción (si el interruptor de diagnóstico está activado; los datos entrantes se preparan inicialmente para verificar la transferencia de memoria en 0:0). La interrupción del BIOS se inicializa.

45 Inicializa el coprocesador matemático. Inicialmente se preparan los datos; se trata de verificar la transferencia de memoria en 0:0 y averiguar el tamaño de la memoria del sistema. .

46. Pruebe el retorno de la memoria, se calcula el tamaño de la memoria y está a punto de escribirse una página para probar la memoria. Comprueba la versión de la ROM.

47. Los próximos intentos se escriben en la memoria extendida; aproximadamente 640 KB de memoria se escriben en una página tras otra. .

48. La página se ha escrito en la memoria base y la próxima memoria determinada supera 1 MB. Comprobación de vídeo, reconfiguración de CMOS.

49. Descubra 1BM menos de memoria y verifique; obtiene más de 1MB de memoria. .

4A. Busque más de 1 MB de memoria y verifique el área de datos de la ROM del BIOS. Inicialización del vídeo.

4B. Fin de la verificación, verificación del área de datos de la ROM del BIOS, próximo reinicio por software y borrado de más de 1 MB de memoria. .

4C. Borrar más de 1 MB de memoria (restablecimiento parcial) Borrar más de 1 MB de memoria. Bloquear la ROM BIOS de vídeo. .

4D ha borrado más de 1 MB de memoria (reinicio parcial); se guardará el tamaño de la memoria.

Si 4E detecta un error, se mostrará un mensaje de error en el display y se esperará a que el cliente siga pulsando. Inicia la prueba de memoria (reinicio parcial) y muestra la primera prueba de memoria de 64 K que se avecina. Mostrar información de derechos de autor.

4F lee y escribe datos duros y blandos de arranque DOS. El tamaño de la memoria que comienza a mostrar la memoria que se está probando se actualizará para las pruebas de memoria en serie y aleatorias.

El valor actual del CMOS de monitoreo del BIOS de la región es 50? almacenado en CMOS. Se completaron pruebas de memoria de menos de 1 MB; dimensionamiento y enmascaramiento de la próxima memoria de alta velocidad. El tipo de CPU y la velocidad están en la pantalla.

51. Probado con más de 1 MB de memoria. .

52 Todas las ROM de memoria de solo lectura ISA se inicializan y eventualmente se asignan al número PCI IRQ para su inicialización.

Se completó la prueba de memoria de más de 1 MB; próxima preparación para volver al modo real. Ingrese a la detección de teclado.

53. Si el puerto serie no está inicializado, el puerto paralelo y el BIO Plug and Play se configuran en un valor. Guarde el tamaño de los registros de la CPU y la memoria y entrará en modo real. .

54. El modo real se abrió con éxito y la próxima restauración de los registros guardados está lista para detenerse. Busque la clave

55. La caja registradora desactivará la línea de dirección de la puerta A-20. .

56. Desactivó con éxito la línea de dirección A-20; verifique el área de datos de la ROM del BIOS. La prueba del teclado ha terminado. /> 57 El área de datos de la ROM del BIOS se ha verificado hasta la mitad, continúe.

58 Se completa la verificación del área de datos de la ROM del BIOS; la información de descubrimiento se borrará. Configure pruebas no interrumpidas.

59. La información se ha borrado y la información muestra que la prueba de DMA y el controlador de interrupciones está a punto de comenzar. .

5A.. Pulsa la tecla "F2" para configurar.

5B.. Pruebe la dirección de memoria básica.

5C..Prueba de memoria base de 640K.

60 funciones de protección antivirus del sector de arranque del disco duro. Pruebe la memoria de video para el registro de páginas DMA; la prueba estará disponible próximamente. Pruebe la memoria extendida.

61 muestra la tabla de configuración del sistema. Prueba de memoria de video de fin de año; prueba de registros básicos DMA#1 próximamente. .

62 comienza a interrumpir el inicio del sistema de 19H. A la prueba del registro básico DMA#1 le seguirá la prueba del registro DMA#2. Pruebe las líneas de dirección de la memoria extendida.

63. Prueba del registro básico DMA#2 para verificar el área de datos de la ROM del BIOS.

El área de datos de la ROM de 64 BIOS se ha comprobado hasta la mitad.

65 Se completó la verificación del área de datos de la ROM del BIOS; programación de los dispositivos DMA 1 y 2.

La programación de 66 dispositivos DMA 1 y 2 supera el trabajo de preparación preliminar utilizando el controlador de interrupciones N° 59. Configuración optimizada del registro en caché.

67. 8259 Se ha completado el trabajo de preparación preliminar y la prueba del teclado está a punto de comenzar. .

68. Tanto la caché externa como la caché interna de la CPU funcionan.

6A.. Probar y mostrar valores de caché externos.

6C ..Mostrar contenido bloqueado.

6E..Adjunto información de configuración.

70. Los códigos de errores detectados se envían a la pantalla para su visualización.

72. No hay detección de errores.

74. Pruebe el reloj en tiempo real.

76. Errores de teclado escaneados. Teclado

7A..Bloqueado.

7C ..Establecer el vector de interrupción de hardware.

7E..La prueba del procesador matemático no está instalada.

80. La prueba del teclado es clara, verifique si no hay teclas atascadas y el teclado se restaurará pronto. Apague los dispositivos de entrada/salida programables.

81. Recupere las teclas atascadas del teclado después de identificar errores y pruebe los comandos para el puerto de control del teclado que pronto se lanzará. .

82. La prueba de la interfaz del controlador del teclado finaliza escribiendo el búfer circular de bytes de comando para la preparación inicial. Detectar e instalar la interfaz RS232 (puerto serie).

83. Se ha escrito el byte de comando y se ha completado la preparación preliminar de los datos globales, es necesario comprobar si hay una llave en la cerradura; .

84. Verifique que no haya claves bloqueadas y verificará si la memoria CMOS no coincide. Detectar e instalar puertos paralelos fijos.

85. Comprueba el tamaño de la memoria; muestra errores leves y acuerdos de contraseña o omisión. .

86. Verifique la contraseña del dispositivo de derivación antes de la próxima programación. Vuelva a abrir dispositivos de E/S programables y detecte conflictos de E/S solucionados.

87. Para completar la programación antes de la instalación, programe la instalación del CMOS. .

88. Organice un plan para restaurar la pantalla clara CMOS, con la próxima programación detrás. Inicialice el área de datos del BIOS.

89.

Disposición completa de programas, información en pantalla de potencia de exhibición. .

8. Se muestra la información de la primera pantalla. Inicialice el área de datos extendida del BIOS.

8B. Pantalla: La BIOS principal y de vídeo están a punto de bloquearse. .

8C. Al proteger con éxito el BIOS principal y de video, se comenzará a programar cualquier opción en la configuración CMOS. Inicialización del controlador de la unidad de disquete.

8D. Organice la programación opcional y luego compruebe cómo deslizar el mouse y el trabajo preparatorio. .

8E. Detectar el mouse y completar la preparación inicial; próximo disco duro, reinicio del disquete. .

8F. Verifique el disquete para la preparación inicial del disquete y luego use el disquete. .

90. Configuración de disquete; pruebas de presencia de disco duro. Se inicializa el controlador del disco duro.

91. El disco duro está presente al final de la prueba; posteriormente se configura el disco duro. Inicialización del controlador del disco duro del bus local.

92. Una vez completada la configuración del disco duro, verifique el área de datos de la ROM del BIOS. Saltar a la ruta del usuario 2.

93. Área de datos de la ROM del BIOS medio marcada; continúe.

94 Se completa la verificación del área de datos de la ROM del BIOS y se configuran los tamaños de memoria básica y extendida. Apague la línea de dirección de la A-20.

95. El mouse responde y admite el disco duro 47 y ajusta la memoria de visualización para un buen recuerdo de las próximas comprobaciones. Las pruebas muestran recuperación de memoria.

96. Próximamente C800: preparación inicial antes del control ROM opcional. "Borrado del registro del segmento ES.

97. C800: Preparación inicial antes de que se complete el control de ROM opcional, seguido de la inspección y control de ROM opcional.

98. Control de ROM opcional, después de cualquier procesamiento del control de recuperación de ROM opcional.

99. Se debe establecer cualquier preparación inicial requerida después de que se complete la prueba de ROM opcional; >

9A. Tone devuelve el temporizador de funcionamiento y la dirección base de la impresora; ajusta la dirección base RS-232

9B. Una vez devuelta la dirección base, se completan los preparativos preliminares para la próxima prueba del coprocesador.

Se completa la preparación inicial de la asociación; el coprocesador está preparado inicialmente para la gestión de ahorro de energía.

9D.

Una vez completada la preparación inicial del coprocesador, se verificará la extensión, el teclado, el reconocimiento del teclado y el bloqueo numérico.

9F verifica el teclado extendido, 9E si el bloqueo numérico está activado. o desactivado, se emitirá el comando de reconocimiento del teclado.

A0 emite el comando de identificación del teclado; la tasa de recuperación permite la recuperación del indicador de identificación del teclado.

La prueba de caché A2 finalizó, se muestran los errores de software próximos. BR /> A3. Conjunto completo de errores de software

Inicialización de la tasa de aciertos del teclado, estado de espera de la memoria. Espere el estado a que finalice la memoria, luego borre la pantalla

A6 ha borrado la pantalla; la paridad está a punto de comenzar y hay interrupciones no enmascarables.

Habilite la interrupción no enmascarable. control de paridad para la próxima ROM opcional en E000: Cualquier trabajo preparatorio requerido.

A8 Antes del final del control ROM E000:0, luego después del control, cualquier preparación inicial requerida para E000. mensaje de tecla

A9 Control E000:0 ROM regresa al control del próximo E000: Cualquier preparación inicial requerida después de la ROM opcional

AA. Configuración del próximo sistema de visualización.

Escanee la tecla "F2" para presionar.

AC entra en configuración.

AE.. Marca registrada POST clara.

B0 ..Comprueba si hay errores no críticos.

B2.. La autoprueba de encendido está completa y lista para iniciar el sistema operativo.

El timbre B4 suena.

B6..Detectar configuración de contraseña (opcional).

B8 ..Borra todas las hojas de instrucciones.

BC ..Borra el valor de paridad.

Los valores predeterminados del programa BE ingresan a la línea del chip de control y a la tabla de valores binarios predeterminados de modulación. Limpia la pantalla (opcional).

BF prueba CMOS para crear valor. Detecta virus y solicita una copia de seguridad de los datos.

C0 inicializa el caché, interrumpe 19 guías de prueba.

Autotest de memoria C1. Sectores de arranque marcados "55" y "AA".

Prueba de memoria C3 256K...

Prueba de autocopia rápida C5 desde ROM BIOS...

Autoprueba de caché C6

CA detecta el caché de Micronies (si está presente) y hace los preparativos iniciales...

CC desactiva el controlador de interrupciones no enmascarable. Excepciones...

Procesador EE inesperado...

FF da INI19, control del gestor de arranque, placa base OK.

Referencia: JoViSN